freiberufler FPGA SoC Designer auf freelance.de

FPGA SoC Designer

offline
  • 90€/Stunde
  • 1217 Meyrin
  • Europa
  • hi  |  en
  • 19.08.2021

Kurzvorstellung

Digital IC designer with more than five year experience in developing radio and signal processing aspects of the system at at CERN, Nokia, Aalto university & IIT Kanpur

Qualifikationen

  • Digitaler Signalprozessor (DSP)
  • Digitaltechnik / Digitalelektronik
  • Field Programmable Gate Array (FPGA)
  • Python
  • Telekommunikation / Netzwerke (allg.)

Projekt‐ & Berufserfahrung

Electronics Engineer
CERN, Geneva
6/2020 – offen (3 Jahre, 11 Monate)
Hochschulen und Forschungseinrichtungen
Tätigkeitszeitraum

6/2020 – offen

Tätigkeitsbeschreibung

Implementing algorithms on FPGA using HDL and HLS flow for L1 Trigger system of CMS. Trying to reduce latency and implementable complexity (Rent exponent). Making the designs more aligned in both HDL and HLS.

Eingesetzte Qualifikationen

Field Programmable Gate Array (FPGA)

SoC Baseband Engineer (Festanstellung)
Nokia, Helsinki
11/2017 – 5/2020 (2 Jahre, 7 Monate)
Telekommunikation
Tätigkeitszeitraum

11/2017 – 5/2020

Tätigkeitsbeschreibung

Designed and optimized the baseband modules of 5G receiver.
Specifically, designing reference signal generation blocks, timing and frequency offset estimation, Phase noise correction blocks.
Optimizing the blocks for Intel Stratix FPGA using better routing and exploring DSP or hardware resources. Invovled in high level integration of the subsystem blocks and making the design more programable.
Also, involved in designing hardware accelerators for the 5G receivers modules and integrating the functionality with the RISC-V based control core.

Eingesetzte Qualifikationen

Digitaler Signalprozessor (DSP), Field Programmable Gate Array (FPGA), Telekommunikation / Netzwerke (allg.)

Research assistant
Aalto University, Helsinki
12/2016 – 9/2017 (10 Monate)
Hochschulen und Forschungseinrichtungen
Tätigkeitszeitraum

12/2016 – 9/2017

Tätigkeitsbeschreibung

Developed a real time test bed receiver based on Xilinx FPGA to test low energy modulation schemes, specifically OOK design. In this thesis, I explored various aspects of digital design of blocks such as timing analysis, floor plan, impact of operational bits etc. Also, tested the performance of system under a wide band ADC, utilizing its full dynamic range.

Eingesetzte Qualifikationen

Digitaler Signalprozessor (DSP), Field Programmable Gate Array (FPGA), MATLAB / Simulink, Telekommunikation / Netzwerke (allg.)

Project Associate
IIT KANPUR, Kanpur
8/2013 – 7/2015 (2 Jahre)
Hochschulen und Forschungseinrichtungen
Tätigkeitszeitraum

8/2013 – 7/2015

Tätigkeitsbeschreibung

Worked on developing a Cognitive Radio Test Bed using Gnu Radio Libraries and
Universal Software Radio peripheral(USRP).It was designed to test various aspects of
Interweave mode of operation in remote areas of India on GSM Bands.Tested
feasibility of various real-time applications such as audio streaming , video streaming
and transferring of high quality images over the test bed. After feasibility test, the
PHY layer technologies utilized by the test-bed were augmented to MIMO-OFDM (2x2
design.

Eingesetzte Qualifikationen

Digitaler Signalprozessor (DSP), Python, Telekommunikation / Netzwerke (allg.)

Weitere Kenntnisse

VHDL, Verilog, Python, FPGA, SoC, Signal Processing, Wireless

Persönliche Daten

Sprache
  • Englisch (Fließend)
  • Hindi (Muttersprache)
Reisebereitschaft
Europa
Arbeitserlaubnis
  • Europäische Union
  • Schweiz
Profilaufrufe
601
Alter
35
Berufserfahrung
10 Jahre und 8 Monate (seit 08/2013)
Projektleitung
1 Jahr

Kontaktdaten

Nur registrierte PREMIUM-Mitglieder von freelance.de können Kontaktdaten einsehen.

Jetzt Mitglied werden