freiberufler FPGA Development Engineer auf freelance.de

FPGA Development Engineer

offline
  • auf Anfrage
  • 22589 Altona
  • Nähe des Wohnortes
  • en  |  de  |  ur
  • 06.02.2017

Kurzvorstellung

Working on multiple projects.

Ich biete

  • C++
  • Field Programmable Gate Array (FPGA)

Projekt‐ & Berufserfahrung

FPGA Development Engineer
Kundenname anonymisiert, Hamburg
1/2016 – 2/2017 (1 Jahr, 2 Monate)
Hochschulen und Forschungseinrichtungen
Tätigkeitszeitraum

1/2016 – 2/2017

Tätigkeitsbeschreibung

Design of high speed data acquisition system from large pixel detector using 20xVirtex5 FPGA's having 32x10Gbps interfaces, including modeling, implementation, synthesis, verification and testing.

Organizing workshops and meetings for EUCALL (EU Horizon 2020 project) in collaboration with FEL’s of Europe and Laserlab Europe.

Eingesetzte Qualifikationen

Field Programmable Gate Array (FPGA), Python

System Design Engineer
IC Design, Passau
8/2015 – 12/2015 (5 Monate)
Hochschulen und Forschungseinrichtungen
Tätigkeitszeitraum

8/2015 – 12/2015

Tätigkeitsbeschreibung

See Front 3D solution: A system designed for single viewer, which enables to see three dimensional images without spectacles.

Real-time image acquisition from multiple HDMI based cameras and transmission to embedded computer over PCIE using Xilinx Artix 7 FPGA device.
Artix 7, PCIe, HDMI FPGA Developments.

Eingesetzte Qualifikationen

Field Programmable Gate Array (FPGA)

Senior Design Engineer
Center for Advanced Research in Engineering (CARE), Islamabad
7/2012 – 4/2013 (10 Monate)
Hochschulen und Forschungseinrichtungen
Tätigkeitszeitraum

7/2012 – 4/2013

Tätigkeitsbeschreibung

Intel Data Plane Development Kit.
Software base high speed Packet processing.

Eingesetzte Qualifikationen

Field Programmable Gate Array (FPGA), C++

Design Engineer
Kundenname anonymisiert, Islamabad
4/2010 – 6/2012 (2 Jahre, 3 Monate)
Hochschulen und Forschungseinrichtungen
Tätigkeitszeitraum

4/2010 – 6/2012

Tätigkeitsbeschreibung

Accomplished wide array of tasks related to hardware design such as requirement gathering, translating those requirements into a digital hardware design, describing the required hardware using the HDL, creating test benches and running design simulations, synthesizing and implementing the design, finally testing the design on actual hardware.

Network Monitoring System
The data is collected from multiple 10Gbps links on CX4/fiber interface, then deep packet protocol analysis is performed. The project was acomplished by using Xilinx virtex5 FPGAs.

10Gbps Ethernet MAC
Implemented 10Gbps Ethernet MAC core utilizing XAUI core

PCIE and DMA
PCIE and DMA has been implemented for Xilinx Virtex-5 boards.

String Matching Core
The core was designed and developed to perform exact string matching on live network traffic at 5Gbps.

Webserver Implementation on Microblaze
Webserver was integrated with Network Monitoring System for configuring filters, inputs and outputs.

NVIDIA CUDA
Implementation of Aho-Corasik Algorithm for Exact String Matching for DPI at live 5Gbps traffic.

Embedded Linux
Link Aggregation and Load Balancing of Internet traffic using linux Distro.

URL Blocking System
Implemented URL Compression and Fast Searching for URL Blocking System

Eingesetzte Qualifikationen

Field Programmable Gate Array (FPGA), C++

Ausbildung

Master in Communication & Information Technology
(Universität Bremen)
Jahr: 2015
Ort: Bremen

Persönliche Daten

Sprache
  • Englisch (Fließend)
  • Deutsch (Grundkenntnisse)
  • Urdu (Muttersprache)
Reisebereitschaft
Nähe des Wohnortes
Arbeitserlaubnis
  • Europäische Union
Home-Office
unbedingt
Profilaufrufe
760
Alter
33
Berufserfahrung
11 Jahre (seit 04/2010)

Kontaktdaten

Nur registrierte PREMIUM-Mitglieder von freelance.de können Kontaktdaten einsehen.

Jetzt Mitglied werden