freiberufler Embedded, FPGA and Digital Design Engineer auf freelance.de

Embedded, FPGA and Digital Design Engineer

offline
  • auf Anfrage
  • 91560 Heilsbronn
  • National
  • ar  |  de  |  en
  • 29.08.2023

Kurzvorstellung

Design&Verification: FPGA/ASIC (Digital), Arithmetic, Crypto, AI and CV.
Prototyping, System Architect, Requirements, Video/Image Sensors, Image Pipeline, Multi-Camera, Automotive, Medical, Xilinx, Intel-Altera
VHDL, OSVVM, Python, Matlab, ISO26262

Auszug Referenzen (4)

"Der Einsatz von A. H. bei TES Electronic Solutions war sehr inovativ und hat unsere Anforderungen völlig erfüllt!"
Senior Entwicklungsingenieur
Daniel Klingler
Tätigkeitszeitraum

10/2021 – 6/2022

Tätigkeitsbeschreibung

ASPICE, FPGA, CyberSecurity, Polarion

Eingesetzte Qualifikationen

Field Programmable Gate Array (FPGA)

"Bestätigung, dass Herr Dr. H. bei der duagon Germany GmbH als System Architecture Functional Safety im Bereich Engineering gearbeitet hat."
System Architecture Functional Safety
Motschmann
Tätigkeitszeitraum

4/2020 – 3/2022

Tätigkeitsbeschreibung

System architect and technical project leader in Railway/Medical sector.
System Architecture (IEC501xx)
RAMS, CCA, FMEDA, MTBF
FPGA Architecture

Eingesetzte Qualifikationen

Embedded Entwicklung / hardwarenahe Entwicklung, Field Programmable Gate Array (FPGA), FMECA (Failure Mode and Effects and Criticality Analysis), System Architektur

"Herr Dr. [...] hat maßgeblichen Anteil an der erfolgreichen Umsetzung des Projekts gehabt. Wir danken ihm für die erfolgreiche Zusammenarbeit."
Senior FPGA Designer
Kundenname anonymisiert
Tätigkeitszeitraum

6/2016 – 12/2016

Tätigkeitsbeschreibung

FPGA Design
Sensors
Antriebstechnik
Verification
SIL3

Eingesetzte Qualifikationen

Field Programmable Gate Array (FPGA), Antriebstechnik, Sensorik

"Herr [...] hat mit großem persönlichem Einsatz gearbeitet und sein Forschungsprojekt mit sehr gutem Erfolg durchgeführt."
Research Engineer (PhD.) (Festanstellung)
Mayer-Lindenberg
Tätigkeitszeitraum

11/2004 – 12/2008

Tätigkeitsbeschreibung

Research associate, Hamburg university of technology (TUHH), Hamburg, Germany.
I developed and implemented a complete PSoC FPGA System with 128nm Technology. The FPGA included 256 RISC CPUs, LUTs, scalelabel and Extandable DSP units, Configurable Routing Fabric...
- Reconfigurable computing interdisciplinary research efforts (processor architecture, Information theory, computer arithmetic, ASIC design, CAD tools etc.)
- Instructing Digital Signal Processors and Digital Processing Design.

Eingesetzte Qualifikationen

Informationsdesign, Digitaler Signalprozessor (DSP), Field Programmable Gate Array (FPGA), VHDL (VHSIC Hardware Description Language), C++, Halbleitertechnik

Qualifikationen

  • Embedded Entwicklung / hardwarenahe Entwicklung
  • Faltendes Neuronales Netzwerk (CNN)
  • Field Programmable Gate Array (FPGA)
  • FMECA (Failure Mode and Effects and Criticality Analysis)
  • Kameratechnik
  • Maschinelles Lernen
  • Neuronale Netze
  • Projektleitung / Teamleitung (IT)
  • Python
  • Radartechnik
  • Support Vector Machine (SVM)
  • System Architektur
  • VHDL (VHSIC Hardware Description Language)

Projekt‐ & Berufserfahrung

Senior Entwicklungsingenieur
TES Elektronik Solutions GmbH, Stuttgart
10/2021 – 6/2022 (9 Monate)
Automobilindustrie
Tätigkeitszeitraum

10/2021 – 6/2022

Tätigkeitsbeschreibung

ASPICE, FPGA, CyberSecurity, Polarion

Eingesetzte Qualifikationen

Field Programmable Gate Array (FPGA)

System Architecture Functional Safety
Kundenname anonymisiert, Nürnberg
4/2020 – 3/2022 (2 Jahre)
High-Tech- und Elektroindustrie
Tätigkeitszeitraum

4/2020 – 3/2022

Tätigkeitsbeschreibung

System architect and technical project leader in Railway/Medical sector.
System Architecture (IEC501xx)
RAMS, CCA, FMEDA, MTBF
FPGA Architecture

Eingesetzte Qualifikationen

Embedded Entwicklung / hardwarenahe Entwicklung, Field Programmable Gate Array (FPGA), FMECA (Failure Mode and Effects and Criticality Analysis), System Architektur

FPGA Design
AprobaTeQ Engineering Products GmbH, Braunschweig, Bad Mergentheim
11/2018 – 9/2019 (11 Monate)
High-Tech- und Elektroindustrie
Tätigkeitszeitraum

11/2018 – 9/2019

Tätigkeitsbeschreibung

Secure Remote Update System in kritischen Einsatzgebiete
Design of Secure and Safe Remote Update System for SIL3 application. The Remote update system consists of On-Chip Flash Memory IP and Flash Controller, DMA, FSM, Command-Processor, configurable CRC unit.
VHDL, C, Max10, Cyclone V, LVDS Communication

Eingesetzte Qualifikationen

Field Programmable Gate Array (FPGA), SCRUM, Projektmanagement

Technical Project Leader (Festanstellung)
Kundenname anonymisiert, Nürnberg
5/2018 – 12/2019 (1 Jahr, 8 Monate)
Automobilindustrie
Tätigkeitszeitraum

5/2018 – 12/2019

Tätigkeitsbeschreibung

Technical and Discipline Leadership with Account Management responsibilities.
Developing ADAS Solution using Radar and Camera Systems
Artificial Intelligence and Deep Neural Networks.
CNN accelerators (VHDL implementation)
Camera Interface (xilinx IPs)
OpenVino
Revision
DNNDK
CNN
OpenPose

Eingesetzte Qualifikationen

Field Programmable Gate Array (FPGA), Deeplearning4j, Faltendes Neuronales Netzwerk (CNN), Maschinelles Lernen, Neuronale Netze, Support Vector Machine (SVM), Projektleitung / Teamleitung (IT), Python, Kameratechnik, Radartechnik

Senior FPGA Designer
Wittenstein, bei Würzburg
6/2016 – 12/2016 (7 Monate)
High-Tech- und Elektroindustrie
Tätigkeitszeitraum

6/2016 – 12/2016

Tätigkeitsbeschreibung

FPGA Design
Sensors
Antriebstechnik
Verification
SIL3

Eingesetzte Qualifikationen

Field Programmable Gate Array (FPGA), Antriebstechnik, Sensorik

Technical Project Leader (Festanstellung)
Firefly Intelligent Technolgies, Heilsbronn
3/2015 – 5/2018 (3 Jahre, 3 Monate)
High-Tech- und Elektroindustrie
Tätigkeitszeitraum

3/2015 – 5/2018

Tätigkeitsbeschreibung

Technical Project Leader.
Projects:
1- Pedestrian recognition and tracking using OpenTLD. Implementation over Nvidia JetsonTX1 (CUDA, Python, C++)
2- Kalman-Filter for object tracking (Python, C, VHDL)
3- VHDL implementation of Image Processing Accelerators

Eingesetzte Qualifikationen

VHDL (VHSIC Hardware Description Language), Projektleitung / Teamleitung (IT), SCRUM, Python, Enterprise project management (EPM)

System Archtiect Medical Devices
Wavelight (Alcon), Erlangen
5/2013 – 5/2015 (2 Jahre, 1 Monat)
Medical Devices
Tätigkeitszeitraum

5/2013 – 5/2015

Tätigkeitsbeschreibung

System Architect Medical Devices
I was responsible for developing and maintaining system architecture for Surgical Guidance Eye-Diagnostic Laser Devices. Enterprise Architect (UML). Coordination with Pre-DEvelopment Teams, Development Team and Engineering. Maintaining and assuring development according to ISO 14971:2012. Coordinating SW-Architecture, Electronic Architecture, and Mechanic Architecture.
Leading architecture status meeting.

Eingesetzte Qualifikationen

VHDL (VHSIC Hardware Description Language), Enterprise Architect (EA), MATLAB / Simulink, Requirement Analyse, ISO 26262

Senior Developing Engineer (Festanstellung)
Schüco KG, Bielefeld
1/2012 – 12/2012 (1 Jahr)
Energy
Tätigkeitszeitraum

1/2012 – 12/2012

Tätigkeitsbeschreibung

- Developing hybrid smart systems for managing and storing PV and thermal energies in the presence of conventional fuel-burning generators.
- Responsible for leading the technical work on solutions for PV energy storage as well as load management in self-sufficient smart-homes as part of the E³ product and E-mobility Project.
- Communicate and coordinate work for Schüco with partners and technology providers.

Eingesetzte Qualifikationen

Elektrische Energietechnik, Prozessvalidierung

ASIC Developing Engineer (Festanstellung)
iAd GmbH, Nürnberg
6/2009 – 12/2011 (2 Jahre, 7 Monate)
High-Tech- und Elektroindustrie
Tätigkeitszeitraum

6/2009 – 12/2011

Tätigkeitsbeschreibung

ASIP/ASIC Developing Engineer, iAd GmbH, Grosshabersdorf, Germany.
iAd GmbH is a design and fabricating house for industrial automation and Power-Line Communication (PLC) targeting the emerging Smart-Grids.
- I led the efforts for analysing, designing and implementing industrial security for smart grids and the narrow band power-line communications.
- This joint effort encompasses designing the underlying security ASIPs for ciphering, key management and digital signature.
o Cryptography: cyber-security conception and implementation for the emerging power-line modems I put the security concept for secure communication over power-line modem chips using some cryptography services including authentication,
o Designing a key management, integrity and confidentiality. Cryptography Algorithms such as AES (128-, 192-, and 256-bit), ECDSA, ECDH, Key-Wrap, RSA and others have been developed and implemented on ASIC/ASIP with a thorough and solid understanding in computer arithmetic, controlling fabrics and digital design.
o Designing an ECDSA digital signature ASIP for general prime curves (ANSIx9.62), key management unit with wrapping/unwrapping protection,
o Designing an AES unified for 128-,192-,256-bit keys on several operation modes for encryption and decryption.
o The ECDSA ASIP is very competing in terms of area, performance and side-channel attack resilience
- Digital Analog Backend: concept, designed and verified a novel Low Oversampling Rate High Quality Delta-Sigma Modulation System. (Patent) The novel DSM works for wideband OFDM

Eingesetzte Qualifikationen

Mathematik, Field Programmable Gate Array (FPGA), VHDL (VHSIC Hardware Description Language), Kryptographie

Research Engineer (PhD.) (Festanstellung)
TUHH, Hamburg
11/2004 – 12/2008 (4 Jahre, 2 Monate)
High-Tech- und Elektroindustrie
Tätigkeitszeitraum

11/2004 – 12/2008

Tätigkeitsbeschreibung

Research associate, Hamburg university of technology (TUHH), Hamburg, Germany.
I developed and implemented a complete PSoC FPGA System with 128nm Technology. The FPGA included 256 RISC CPUs, LUTs, scalelabel and Extandable DSP units, Configurable Routing Fabric...
- Reconfigurable computing interdisciplinary research efforts (processor architecture, Information theory, computer arithmetic, ASIC design, CAD tools etc.)
- Instructing Digital Signal Processors and Digital Processing Design.

Eingesetzte Qualifikationen

Informationsdesign, Digitaler Signalprozessor (DSP), Field Programmable Gate Array (FPGA), VHDL (VHSIC Hardware Description Language), C++, Halbleitertechnik

ASIC Design Engineer (Festanstellung)
Sci-Worx Gmbh, Hittfeld
1/2004 – 12/2004 (1 Jahr)
High-Tech- und Elektroindustrie
Tätigkeitszeitraum

1/2004 – 12/2004

Tätigkeitsbeschreibung

- Development of video coding standards for HDTV.
o VHDL/Verilog
o RTL-Design. Major: Video Coding Standards MPEG4/H264.
o C++ system modeling.

Eingesetzte Qualifikationen

Mathematik, Verilog HDL, VHDL (VHSIC Hardware Description Language), Videotechnik

Ausbildung

Computer Engineering
Dr.-Ing. (PhD) in Computer Engineering
2009
Hamburg
Information and Communication Systems
Masters of Science (M.Sc.-Eng.)
2004
Hamburg

Über mich

Multitasking, Deep-Diver

Weitere Kenntnisse

Ich biete mehrjärige, vielfältige Berufserfahrung im Bereich Forschung und Entwicklung mit Schwerpunkt Automotive/Medizintechnik, Projektleitung, Scrum und ASIC/FPGA, PCIe.

Persönliche Daten

Sprache
  • Deutsch (Fließend)
  • Englisch (Fließend)
  • Arabisch (Muttersprache)
Reisebereitschaft
National
Arbeitserlaubnis
  • Europäische Union
  • Schweiz
Home-Office
bevorzugt
Profilaufrufe
2409
Alter
47
Berufserfahrung
21 Jahre und 3 Monate (seit 01/2003)
Projektleitung
7 Jahre

Kontaktdaten

Nur registrierte PREMIUM-Mitglieder von freelance.de können Kontaktdaten einsehen.

Jetzt Mitglied werden