freiberufler FPGA/ASIC-Engineer auf freelance.de

FPGA/ASIC-Engineer

zuletzt online vor wenigen Tagen
  • auf Anfrage
  • 32-020 Zabawa
  • auf Anfrage
  • pl  |  en  |  de
  • 20.03.2024

Kurzvorstellung

Almost 20 years of experience with FPGAs. Quick to deliver working Verilog/VHDL RTL. Self starter, able to do complete E2E flow from requirements, arch, design through implementation and HW testing. 5 year experience working in Germany before.

Qualifikationen

  • Digitaler Signalprozessor (DSP)
  • Field Programmable Gate Array (FPGA)
  • MATLAB / Simulink
  • Python
  • Verilog HDL
  • VHDL (VHSIC Hardware Description Language)

Ausbildung

Master of Science
Ausbildung
AGH
2004

Über mich

Experienced FPGA Engineer looking for remote freelance projects on contract basis.

Verilog/VHDL RTL design
DSP algorithms, RF signal processing,channel filters, DUC/DDC
timing closure/simulation

Only remote work.

Weitere Kenntnisse

C/C++ Matlab modelling of fixed point DSP algos
some HLS Catapult
Altera/Xilinx FPGAs
ASIC design experience (frontend)
Python (testing)

Persönliche Daten

Sprache
  • Polnisch (Muttersprache)
  • Englisch (Fließend)
  • Deutsch (Grundkenntnisse)
Reisebereitschaft
auf Anfrage
Arbeitserlaubnis
  • Europäische Union
Home-Office
unbedingt
Profilaufrufe
1486
Alter
44
Berufserfahrung
20 Jahre (seit 04/2004)

Kontaktdaten

Nur registrierte PREMIUM-Mitglieder von freelance.de können Kontaktdaten einsehen.

Jetzt Mitglied werden